Tras descubrir ciertas peculiaridades del generador de reloj de esta joya de placa me di cuenta de que la frecuencia en memtest 1.7 no se correspondia necesariamente con la realidad, el límite que he encontrado para cl3-3-3-9 con 4 módulos esta sobre los 300MHz, peta el orthos a las 8H 51M, supongo que con una placa que deje tocar algo más por lo menos esa frecuencia se podria estabilizar, con cl3-4-3-10 da 13 errores en la primera pasada del test 5 de memtest.
S