Memoria Rimm


  • 0

    HOLA,POR QUE LAS MEMORIAS RIMM TIENEN QUE COLOCARSE DE A PARES??? ESPERO ALGUIEN ME PUEDA CONTESTAR GRACIAS



  • 1

    Wolas !!

    No te lo puedo confirmar, ya que no lo se…. pero me parece, que es como los viejos módulos de 72 contactos, los SIMM.

    Que se necesitaban 2 módulos para poder funcionar, ya que cada módulo solo era de 16 bits cuando el bus utilizado es de 32. Por eso hacen falta 2 módulos 16 bits + 16 bits = 32 bits.

    Creo que es eso, pero que algún "experto" del tema lo confirme ;).

    Saludos !
    Sascha



  • 2

    Pues creo que no Sascha, los SIMMs de 72 contacto eran de 32 bits, pero no tengo ni idea de porque tenian que ir por pares. Los SIMMs de 30 contactos si eran de 8bits, y para conseguir los 32 bits del bus de datos eran necesarios 4 modulos.

    Lo de los RIMMs supongo que será para ofrecer mas ancho de banda, ya que como bien dice Sascha, cada modulo es de 16bits, y si no los hicieran por pares, para tener 32bits, darian un rendimiento bastante decepcionante. Vamos, que un modulo RIMM a 800mhz, daria el mismo ancho de banda que la memoria DDR 200, ahi es nada.



  • 3

    Yo tengo entendido ke en los RIMM lo ke ocurre es ke hay ke poner un modulo vacio, sin memoria, si no se usan todos, ke sirve para cerrar el circuito, como si fueran en serie, pero lo de ponerlos por pares no lo he visto.



  • 4

    Pues si ivaj, deben ir por pares, y la verdad es que es una guarrada, porque como no son caros…encima hay que comprarlos de dos en dos...:D

    En cuanto a lo otro que comentas, no es que tengan que llevar un modulo vacio al lado, sino que todos los modulos que no lleven memoria deben estar con dichos modulos vacios, supongo que por lo que tu dices. Vamos, mazo de raro.

    Y para concluir con los SIMMs, decir que no siempre tienen que ir por pares, depende del tipo de micro. Para los 486, que tienen un bus de datos de 32bits, pueden ir solos, mientras que para los Pentium, que tienen un bus de 64bits, deben ir por pares, ya que, como dije antes, los SIMMs de 72 contactos son de 32bits y para tener un bus de 64bits han de estar asi.

    Espero haberme explicado.



  • 5

    La RIMM se basa en un bus de 16 bits (frente a los 64 de la SDR y DDR), basa su fuerza en ir a muchos mhz (ahora que lo pienso, es una similitud entre la rimm y el p4 xDDD).

    Lo de ir en pares es porque va en doble canal SIEMPRE, como la DDR en las nuevas placas nforce.



  • 6

    Publicado Originalmente por Tassadar
    basa su fuerza en ir a muchos mhz (ahora que lo pienso, es una similitud entre la rimm y el p4 xDDD).

    Sabias palabras amigo mio… sabias palabras.

    Haber si llegan pornto los BARTON y.... se van a comer los mocos los de INTEL XD. Que muchos MHZ... pero lo que luego es potencia bruta de la CPU na de na.... repito solo de CPU !!

    (que ahora los de intel me comerán vivo XD)

    Lo que tendría que hacer INTEL, es sacar el Pentium 5, si .... en verdad sería el Pentium 3 a 0.09 micras y es0 si que tira !!!! XD.

    Saludos !
    Sascha



  • 7

    Tassadar, la RIMM no va a 16mhz, sino a 16bits… jejeje, vaya empanada has tenido, eh?:p

    La RIMM puede llega hasta 800 o 1066mhz, segun el modulo.



  • 8

    Si, ya lo se, jaja, pero a las 2 y media de la mañana a veces piensa uno 'pitos' pero escribe 'flautas'. :p , ya lo he corregido, jeje



  • 9

    Ahora las DDR son de 64 Bits, estarain wapas unas memorias DDR de 128 Bit, como llevan muchas graficas, buff lo que tiraria esa memoria. Creo que la DDR-II sera de 128 Bits.





Has perdido la conexión. Reconectando a Hardlimit.